Su interés se debe a que cada cifra en hexadecimal (0, 1, 2,..., 9, A, B, C, D, E, F) se puede representar con un cuarteto, puesto que 2 elevado a la 4 es 16 (24=16). También el cuarteto es la base del sistema de codificación BCD.
Bus de Datos: -El bus de datos permite el intercambio de datos entre la CPU y el resto de unidades. Bus de Direcciones: -La memoria RAM es direccionable, de forma que cada celda de memoria tiene su propia dirección. Las direcciones son un número que selecciona una celda de memoria dentro de la memoria principal o en el espacio de direcciones de la unidad de entrada/salida.
El concentrador controlador de la plataforma ( PCH ) es una familia de Intel de chips , introducidos alrededor de 2008. Es el sucesor de la anterior arquitectura Intel Hub , que utilizó un puente norte y puente sur en su lugar, y apareció por primera vez en la Serie Intel 5 . El PCH controla ciertas rutas de datos y funciones de soporte utilizadas en conjunto con las CPU Intel . Estos incluyen el reloj (el reloj del sistema ), la Interfaz de pantalla flexible (FDI) y la Interfaz de medios directos (DMI), aunque el FDI solo se usa cuando el chipset es necesario para admitir un procesador con gráficos integrados .
El bus LPC o Low Pin Count, es un bus usado en computadoras personales IBM-compatibles para conectar dispositivos de bajo ancho de banda al CPU, como la BIOS y dispositivos “antiguos” de entrada/salida del chip Super E/S. Estos dispositivos “antiguos” incluyen puertos paralelos y seriales, mouse, teclado, controlador de disquetera, etc. Generalmente el bus LPC se conecta físicamente con el puente sur de una placa madre.
Comentarios
Publicar un comentario